减轻辐射影响
在高辐射环境的设计中,设计者面临很多特殊的挑战。Xilinx 航天和军用产品应用小组为用户提供了多种信息和技术满足他们独特的设计需求。
会议论文
- 与应用相关的会议资料
Xilinx FPGA 是许多军用和航天会议论文的主体。可以从最近的 NSREC 和 MAPLD 会议论文中选择;如需完整的会议论文列表,请登录会议网站:
- 核空间辐射效应会议(NSREC)
2005 年 IEEE 核辐射与空间辐射效应会议(NSREC)方面的信息( 包括论文征集)。会议将于 2005 年 7 月 11-15 日,在华盛顿(USA)西雅图市的 Sheraton Seattle Hotel and Towers 举行。
- 可编程逻辑器件在军事中的应用
过去和即将在军事和航天可编程逻辑器件(MAPLD)国际大会上发表的论文方面的信息。
- 元器件和系统的辐射效应会议
元器件和系统的辐射效应会议(RADECS)的主页,包含即将举办的会议方面的信息。
- “基于动态可重配置 FPGA 的空间应用的 SEU 容限控制”
MAPLD 2003 论文 C2。Stefano Baldacci、Francesco Cuzzocrea、Alessandro Donati、Tommaso Ramacciotti 和 Kayser Italia Srl。意大利里窝那市
- “在存在配置混乱情况下的可编程输入/输出引脚的可靠性”
MAPLD 2002 论文 C3。Michael Wirthlin(1)、Nathan Rollins(1)、Michael Caffrey(2) 和 Paul Graham(2)
- “Virtex FPGA 器件 SEU 减轻方法的质子测试”
MAPLD 2001 论文 P6。Carl Carmichael(1)、Earl Fuller(2)、Joe Fabula(1)、Fernanda De Lima(3)
- “用于空间可重配置计算的 Virtex FPGA 的辐射测试更新、SEU 减缓和可用性分析”
MAPLD 2000 论文 P30。Carl Carmichael(1)、Earl Fuller(2)、Joe Fabula(1) 和 Fernanda De Lima(3),11/99。
- 摘要:Fuller_A.pdf
论文“用于空间可重配置计算的 Virtex FPGA 的辐射测试更新、SEU 减缓和可用性分析”的概要。
- 演讲:P30_Fuller_S.pdf
“用于空间可重配置计算的 Virtex FPGA 的辐射测试更新、SEU 减缓
和可用性分析”的 PowerPoint 演示。
- 论文:P30_Fuller_P.pdf
论文“用于空间可重配置计算的 Virtex FPGA 的辐射测试更新、SEU 减缓和可用性分析”指出轨道遥感仪器和系统可以得益于性能高、适应性强的元件,如现场可编程 SRAM 门阵列(FPGA)。
- “空间应用中 Virtex FPGA 的 SEU 缓解技巧”
MAPLD 1999 论文 B2A。Carl Carmichael,Xilinx 公司。
- ''现场可编程门阵列:用于快速技术插入的现货 QML 元件”
MAPLD 1998 PAB6。Howard Bogrow,Xilinx 公司。
